Diseño de un sistema embebido basado en FPGA para el procesamiento de interferogramas

5CP23-5

Autores/as

Biografía del autor/a

José Angel Duarte Espino, Universidad Autónoma de Ciudad Juárez (UACJ)

Estudiante de la Maestría en Ingeniería Eléctrica, Departamento de Ingeniería Eléctrica y Computación, UACJ, México

Abimael Jiménez Pérez, Universidad Autónoma de Ciudad Juárez (UACJ)

Departamento de Ingeniería Eléctrica y Computación, Instituto de Ingeniería y Tecnología, UACJ, México

Angel Sauceda Carvajal, Universidad Autónoma de Ciudad Juárez (UACJ)

Departamento de Ingeniería Eléctrica y Computación, Instituto de Ingeniería y Tecnología, UACJ, México

Descargas

Publicado

2023-05-24

Cómo citar

[1]
J. A. Duarte Espino, A. Jiménez Pérez, y A. Sauceda Carvajal, «Diseño de un sistema embebido basado en FPGA para el procesamiento de interferogramas: 5CP23-5», Mem. Científ. y Tecnol., vol. 2, n.º 1, pp. 11–12, may 2023.

Número

Sección

5o Coloquio de Posgrados del IIT